Zou graag wat hulp krijgen bij onderstaande, verschillende artikelen gelezen over PCIe maar kom er niet uit.
Ik heb een Intel C612 Chipset met een Xeon E5-2600 CPU. In het blockchain diagram van van de Xeon zie ik dat er 40 PCIe* 3.0 poorten beschikbaar zijn op de CPU. Dit strookt met wat er op het moederbord aanwezig is (x16, x16, x8). Volgens het diagram zijn er 8 PCIe* 2.0 poorten voor de chipset. Op het moederbord zit verder een x1 en een x4 slot maar dan kom ik tot 5. Gaat overigens om een HP-z640 in dit geval.
Het gaat uiteindelijk om het aansluiten van een dual port 10GbE netwerk adapter (x4 gen3). Ik zie dat juist GPU over de poorten van de CPU gaan en niet die van de chipset. De chipset stuurt dan weer overige aparatuur aan zoals Ethernet controllers. Als ik de dual port netwerk adapter op bijv. het x8 3.0 slot zet, hoe werkt dit dan? Ben ik dan beperkt tot de snelheid van gen2 (chipset) of gen3 (cpu).
Probeer dit concept een beetje te begrijpen dus alle input is welkom.
Ik heb een Intel C612 Chipset met een Xeon E5-2600 CPU. In het blockchain diagram van van de Xeon zie ik dat er 40 PCIe* 3.0 poorten beschikbaar zijn op de CPU. Dit strookt met wat er op het moederbord aanwezig is (x16, x16, x8). Volgens het diagram zijn er 8 PCIe* 2.0 poorten voor de chipset. Op het moederbord zit verder een x1 en een x4 slot maar dan kom ik tot 5. Gaat overigens om een HP-z640 in dit geval.
Het gaat uiteindelijk om het aansluiten van een dual port 10GbE netwerk adapter (x4 gen3). Ik zie dat juist GPU over de poorten van de CPU gaan en niet die van de chipset. De chipset stuurt dan weer overige aparatuur aan zoals Ethernet controllers. Als ik de dual port netwerk adapter op bijv. het x8 3.0 slot zet, hoe werkt dit dan? Ben ik dan beperkt tot de snelheid van gen2 (chipset) of gen3 (cpu).
Probeer dit concept een beetje te begrijpen dus alle input is welkom.